登录   |   注册   |   网站地图
 
 
首页 > 光通信技术 > 基于FPGA的E3误码仪的设计与应用

基于FPGA的E3误码仪的设计与应用

光通信技术
Optical Communication Technology
查看全文
摘要:
【摘要】 设计了基于FPGA的E3速率等级的误码仪(E3-BER),由伪随机码产生模块、两路信号比较模块、计数模块和显示模块4部分构成,分别用E3-BER和SDH分析仪(ANT-5)测试了基于FPGA的SDH E3复用/解复用系统,在相同的测量时间内(1星期),误码均为0。测试结果间接验证了设计的正确性。
【关键词】 现场可编程门阵列; 同步数字系列; E3; 误码仪;
引言:

【引言】同步数字系列(SDH)已经成为通信网中重要的基础设施。误码仪是通信系统中性能测试和故障诊断的必要设备,其结构复杂,价格昂贵。基于FPGA 的误码仪, 采用FPGA 来完成控制和测试模块的一体化设计,不仅可以提高系统的功能扩展性和集成度, 减少硬件和软件设计的复杂度, 还可以缩短系统开发周期,升级容易。基于FPGA 设计的E3(34.368Mb/s)误码仪E3-BER,即能用于SDH 的E3 测试,也能用于PDH 的E3 测试。

作者:
胡辽林;刘雪峰
作者单位:
西安理工大学机械与精密仪器工程学院;

知识产权声明 | 服务承诺 | 联系我们 | 人才招聘 | 客服中心 | 充值中心 | 关于我们

Copyright© 中国期刊全文数据库      电子邮件:journals@188.com   备案号:辽ICP备14002692号-1
友情链接:万方数据库
建议采用IE 6.0以上版本,1024*768分辨率浏览本页面